Circuit | Layout | Log | H/W Ratio | Utilization | Height | Width | Components | Rows | WireLength | DRC |
nand2.v | parta1.jpg | parta1.log | 0.5 | 1.0 | 2600 | 4130 | 7 | 1 | 16 um | 0 |
nand2.v | parta2.jpg | parta2.log | 3.0 | 1.0 | 5070 | 1900 | 7 | 2 | 15 um | 4 |
nand2.v | parta3.jpg | parta3.log | 3.0 | 0.6 | 5070 | 3420 | 7 | 2 | 11 um | 0 |
adder4.v | partb1.jpg | partb1.log | 0.5 | 1.0 | 2600 | 17800 | 10 | 1 | 73 um | 0 |
adder4.v | partb2.jpg | partb2.log | 0.8 | 0.8 | 5070 | 1100 | 10 | 2 | 43 um | 0 |
adder4.v | partb3.jpg | partb3.log | 1.0 | 0.8 | 7540 | 7220 | 10 | 3 | 45 um | 0 |
multiplyadd.v | partc.jpg | partc.log | 1.0 | 0.7 | 54340 | 54340 | 1151 | 22 | 5808 um | 0 |